Laporan akhir 1

 




1. Jurnal [Kembali]
        


2. Alat dan Bahan [Kembali]

    a.Panel DL 2203D 
    b.Panel DL 2203C 
    c.Panel DL 2203S
Gambar 1. Modul De Lorenzo
        d. Jumper

        e. IC 7404


        f. IC 7432

        g. IC 7408 (JK filp flop)


        h. Switch
        i. Logicprobe


3. Rangkaian Simulasi [Kembali]
    


4. Prinsip Kerja Rangkaian [Kembali]

    Untuk J-K flip-flop, output dari B0 menuju R, B1 menuju S, B2 mejuju J, B3 menuju CLK, dan B4 menuju K. Maka ouput yangdihasulkan Q dan Q' yaitu 01 karena R dan S terdapat Inverter.


    Lalu untuk prinsip kerja D-Flip-Flop, dimana prinsip kerjanya input=output sehingga input kaki D=0, menyebabkan output kaki Q=0 dan input CLK=1 menyebabkan output kaki Q'=1.


5. Video Rangkaian [Kembali]



6. Analisa [Kembali]
  1. Bagaimana jika B0 dan B1 sama-sama diberi logika 0, apa yang terjadi pada rangkaian?
    • Jika input B0 dan B1 0, maka output yang dihasilkan akan bernilai sama daengan sebelumnya/tetap dan sesuai dengan tabel kebenaran.
  2. Bagaimana jika B2 diputuskan, apa yang terjadi pada rangkaian?
    • Pada percobaan, output dari B2 yaitu clock. Jika clok diputuskan maka jk tidak akan berfungsi karena clock sangat berpengaruh pada jk.
  3. Jelaskan apa yang dimaksud kondisi toogle, not change, dan kondisi terlarang pad a flip-flop! 
    • Kondisi Toogle, yaitu kondisi dimana input dari j dan k bernilai 1. Pada percobaan jika inputnya 1 maka outputnya akan berubah-ubah. Inilah yang dimaksud dengan toogle.
    • Kondisi Not Change, yaitu kondisi dimana inputnya sama-sama 0, dan outputnya sama dengan percobaan sebelumnya.
    • Kondisi Terlarang, yaitu kondisi dimana Q dan Q' sama sama 1.   

7. Link Download [Kembali]
    Video [disini]
    datasheet ic 7404 [disini]
    datasheet ic 7408 [disini]
    datasheet ic 7432 [disini]
    datasheet ic 7486 [disini]
    Rangkaian [disini]
    HTML [disini]

0 komentar:

Posting Komentar